



### 2º Grado Informática Estructura de Computadores 9 Septiembre 2013



# Examen Test (3.0p)

Todas las preguntas son de elección simple sobre 4 alternativas. Cada respuesta vale 3/30 si es correcta, 0 si está en blanco o claramente tachada, -1/30 si es errónea. Anotar las respuestas (a, b, c o d) en la siguiente tabla.

| 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | <b>17</b> | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 25 | <b>26</b> | 27 | 28 | 29 | <b>30</b> |
|---|---|---|---|---|---|---|---|---|----|----|----|----|----|----|----|-----------|----|----|----|----|----|----|----|----|-----------|----|----|----|-----------|
| С | С | b | d | b | d | b | b | d | С  | С  | a  | a  | a  | С  | a  | a         | b  | С  | b  | b  | d  | a  | b  | d  | a         | С  | b  | a  | b         |

## Examen de Prácticas (4.0p)

Todas las preguntas son de elección simple sobre 4 alternativas. Cada respuesta vale 4/20 si es correcta, 0 si está en blanco o claramente tachada, -4/60 si es errónea. Anotar las respuestas (a, b, c o d) en la siguiente tabla.

| 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 |
|---|---|---|---|---|---|---|---|---|----|----|----|----|----|----|----|----|----|----|----|
| a | a | b | a | b | С | a | b | a | a  | b  | d  | b  | a  | b  | a  | С  | a  | С  | b  |

# Examen de Problemas (3.0p)

```
1. Bucles for (0.5 puntos).
A.
long fun_c(unsigned long x) {
   long val = 0;
   int i;
   for (i = 0; i < 8; i++) {
     val += x & 0x0101010101010101;
     x >>= 1;
   }
   val += (val >> 32);
   val += (val >> 16);
   val += (val >> 8);
   return val & 0xFF;
}
```

B. Calcula el nº bits a 1 (popcount) de x.

Va haciendo 8 sumas parciales en paralelo en los 8 bytes de val. Luego se suman las 4 sumas superiores (7-4) con las 4 inferiores (3-0), se siguen acumulando 2 superiores (3-2) con 2 inferiores (1-0), y por último, la suma del byte (1) con la del byte inferior (0). Se retorna sólo ese byte, en donde están sumados todos los bits. La ventaja es que hace sólo 8 iteraciones, 3 sumas y una máscara en lugar de 64 iteraciones.

#### 2. Representación y acceso a estructuras (0.5 puntos).

| (A)     | a | b        | c | d          | e  | f  | g  | h  | total (B)               |
|---------|---|----------|---|------------|----|----|----|----|-------------------------|
| tamaño  | 4 | 2        | 8 | 1          | 4  | 1  | 8  | 4  | (4B relleno)            |
| desplaz | 0 | 4        | 8 | 16         | 20 | 24 | 32 | 40 | 48                      |
|         |   |          |   |            |    |    |    |    |                         |
| (C)     | c | g        | a | e          | h  | b  | d  | f  | total (C)               |
|         |   | <b>g</b> |   | <b>e</b> 4 |    |    |    |    | total (C) (sin relleno) |

#### **3.** Entrada/Salida (0.5 puntos).

Se podrían usar 2 (N)ANDs para decodificar: E/S 0x220 activa IO/M, A9 y A5, 0x221 activa además A0 Drivers triestado E/S (E obligatorio) desde-hacia terminales Q-D de los registros (tipo D, 8bits) Segundo nivel (N)AND según R/W para CLK-Load Salida o driver Entrada (driver Salida activado decodificador) Se espera que temporización  $R/W \subset IO/M$ -Addr, para que CLK-Load pulse con datos estables

### **4. Diseño del sistema de memoria** (0.5 puntos).

módulos 4Kx8 → 12bits Addr, 8bits Data SRAM:

espacio  $0x0-0x1fff=13bits \rightarrow 8K$ 

 $8Kx32 = (4Kx8) \times (2x4) \rightarrow 2x4 = 8 \text{ m\'odulos}$ 

ROM: módulos 8Kx16 → 13bits Addr, 16bits Data

espacio 0xc000-0xffff como 0x0-3fff=14bits → 16K

 $16Kx32 = (8Kx16) \times (2x2) \rightarrow 2x2 = 4 \text{ m\'odulos}$ 

SRAM: dos hileras de 4 módulos, 0x0-0xfff y 0x1000-0x1fff, Dibujar:

datos D0-7, D8-15, D16-23, D24-31, direcciones A0-11, a todos los módulos

dirs A12-31 para decodificadores NAND (todas invertidas 1ª hilera, A12 no invertida 2ª hilera)

ROM: dos hileras de 2 módulos, 0xc000-0xdfff y 0xe000-0xffff,

datos D0-15, D16-31, direcciones A0-12, a todos los módulos, A13-31 para decods NAND

1<sup>a</sup> hilera todas invertidas salvo A15-14 (0xc\*,0xd\*), 2<sup>a</sup> hilera A15-13 (0xe\*, 0xf\*)

R/W a todas las SRAM (R/W) y ROM (OE) (R/W invertida si OE activa baja)

#### **5. Memoria cache** (0.5 puntos).

A. Asociativa: 32 = 24 + 8. etiqueta +palabra.

32 = 16 + 8 + 8. etiqueta+marco+palabra.  $2^{16}$  B/cach /  $2^{8}$  B/bloq =  $2^{8}$  bloq/cache B. Directa:

C. Asociativa Conjuntos 16vías: 32 = 20 + 4 + 8. etiqueta+conjut+palabra.  $2^8$  blog/cach /  $2^4$  blg/conj =  $2^4$  conj/cache

#### **6.** Unidad de control (0.5 puntos). Detallar señales de control no se pide

 $\hat{Z} := PC + 4$ FETCH: MAR := PC $(EN_{PC}, LD_{MAR}),$ (EN<sub>PC</sub>, MUX2<sub>4</sub>, ALU<sub>+</sub>, LD<sub>Z</sub>) Read. PC := Z(ciclo lectura),  $(EN_{Z}, LD_{PC})$ 

MBR := Mem $(MUX1_{MEM}, LD_{MBR})$  $(L_{IR}, EN_{MBR-BUS})$ IR := MBR

goto f(IR) No sabemos cómo obtener codop de IR, cómo va goto, suponer f(IR)

ADDR: Y := Rsrc $(EN_{Rsrc}, LD_{Y})$ obtener src-dst de IR? suponer que vale decir Rsrc

Z := Y + Rdst(MUX2<sub>Y</sub>, ALU<sub>+</sub>, EN<sub>Rdst</sub>, LD<sub>Z</sub>)

Rdst := Z, goto FETCH  $(EN_Z, LD_{Rdst})$ No sabemos cómo va goto, suponer OK en paralelo

ADDI: MAR := Rsrc $(EN_{Rsrc}, LD_{MAR})$ 

ADDI rd: Read

MBR := Mem,Y := Rdst $(MUX1_{MEM}, LD_{MBR}),$  $(EN_{Rdst}, LD_{Y})$ 

Z := Y + MBR $(MUX2_Y, ALU_+, EN_{MBR-BUS}, LD_Z)$ 

Rdst := Z, goto FETCH  $(EN_Z, LD_{Rdst})$ 

Z := PC+4ADDX: MAR := PC,  $(EN_{PC}, LD_{MAR}),$ (EN<sub>PC</sub>, MUX2<sub>4</sub>, ALU<sub>+</sub>, LD<sub>Z</sub>)

PC := Z(como fetch),  $(EN_Z, LD_{PC})$ Read MBR := Mem, Y := Rsrc $(MUX1_{MEM}, LD_{MBR}),$  $(EN_{Rsrc}, LD_{Y})$ Z := Y + MBR

(MUX2<sub>Y</sub>, ALU<sub>+</sub>, EN<sub>MBR-BUS</sub>, LD<sub>Z</sub>) goto ADDI rd

MAR := Z(EN<sub>Z</sub>, LD<sub>MAR</sub>), resto como addi